打破標準 ISP 的界限:Xilinx 推出自定義 ISP

圖像信號處理器 (ISP) 是照相機和攝影機內部的數據處理模塊,可將攝影機圖像傳感器的原始輸出轉換為我們熟悉的圖片和視頻。

雖然 ISP 最初是使用數字信號處理器 (DSP) 實現的,但當前需要的高性能視頻標準為該功能定製了硬件模塊。缺點是,隻有銷量最大的市場才有理由定製專用硬件。因此,現代 ISP 現在隻是整個係統控製器的子模塊,也叫專用標準處理器 (ASSP)。這些 ASSP 通常用於大容量應用,如手機或運動攝像機等。

然而,使用這些 ASSP 時,根本無法在競爭中為您的现金网博e百 實現差異化,因為您的競爭對手也可以使用這些器件。Xilinx Zynq 和 Zynq Ultrascale+ 等可編程 SoC 不僅具有實現定製及優化高性能、業界一流 ISP 所需的所有資源,而且還具有應用可能需要的大量(如果不是全部)其它處理及控製功能。

通過本場網絡研討會,您將了解如何:

  • 使用能夠與普及型 ASSP 抗衡的 Zynq 係列 SoC 創建視覺解決方案
  • 創建 ASSP 不支持的高度差異化的獨特視覺應用
  • 利用 Xilinx 及生態係統可定製的 IP,可在有效維護各種使用案例靈活性的同時,縮短上市時間
  • 利用 Xilinx 工具、OpenCV 及 OpenVx 庫,以及工具套件
  • 啟動設計,在您的攝相機中構建人工智能