CoolRunner™-II 與 XA CoolRunner-II 1.8V CPLD 係列支持單芯片、即時啟動、非易失性存儲技術的高性能及低功耗,處於行業的領先地位。CoolRunner-II CPLD 增加了 DataGATE、高級 I/O 技術、業界尺寸最小的封裝等突破性特點,為應對當今的設計挑戰提供了終極的係統解決方案。Xilinx 擴展了這些器件的壽命承諾,現可為開始新設計的客戶提供超越 2024 年的供應承諾。
價值 | 優勢 |
---|---|
最佳性能 |
|
最低功耗 |
|
係統成本降低 |
|
XC2C32A | XC2C64A | XC2C128 | XC2C256 | XC2C384 | XC2C512 | |
係統門 | 750 | 1,500 | 3,000 | 6,000 | 9,000 | 12,000 |
宏單元 | 32 | 64 | 128 | 256 | 384 | 512 |
最大 I/O 引腳數 |
33 | 64 | 100 | 184 | 240 | 270 |
最小 Pin-to-Pin 邏輯延遲 (ns) | 3.8 | 4.6 | 5.7 | 5.7 | 7.1 | 7.1 |
XA2C32A | XA2C64A | XA2C128 | XA2C256 | XA2C384 | |
係統門 | 750 | 1,500 | 3,000 | 6,000 | 9,000 |
宏單元 | 32 | 64 | 128 | 256 | 384 |
最大 I/O 引腳數 |
33 | 64 | 100 | 118 | 118 |
最小 Pin-to-Pin 邏輯延遲 (ns) | 5.5 | 6.7 | 7 | 7 | 9.2 |
對於 CPLD 設計人員,Xilinx 提供用於設計創建、驗證及實現的各種綜合工具。CoolRunner-II CPLD 入門開發板有助於設計人員在極低成本下快速啟動運行。