PLBv46 至 PCI 全橋

  • 现金网博e百 編號:
    • EF-DI-PCI32-SP-PROJ
    • EF-DI-PCI32-IP-SITE
    • EF-DI-PCI-AL-SITE
    • EF-DI-PCIX64-VE-SITE
  • 許可證:Core License Agreement
概述

现金网博e百 描述

PLBv46 至 PCI 全橋設計可在 Xilinx PLB 和符合 32 位 Revision 2.2 標準的外設組件互連 (PCI) 總線之間提供全橋功能。

該 PCI32 內核提供 PCI 總線接口。在 Xilinx LogiCORE IP PCI32 接口 v3、Xilinx LogiCORE PCI32 接口 v4 现金网博e百 規範以及 Xilinx LogiCORE IP PCI v3.0 及 v4.1 用戶指南中均可查看 LogiCORE™ IP PCI32 內核工作的詳細信息。

主機橋接功能(通常稱為北橋功能)是一項可選擇的功能。配置讀寫 PCI 命令可從橋接器的 PLB 側執行。PLBV46 PCI 橋接器隻支持 32 位/33 MHz PCI 總線。

PLBV46 PCI 橋接器設計所提供的參數有助於客戶配置該橋接器,以適應客戶應用。PCI 命令支持的參數化特性及異常情況在數據手冊中介紹。

針對所有 PCI32 LogiCORE IP 核授權商提供。


主要特性與優勢

  • 獨立 SPLB、MPLB 和 PCI 時鍾
  • 支持 33 MHz、32 位 PCI 總線
  • 利用兩對 FIFO 開發獨立主從 PLBV46 IPIF 模塊。
  • 包括適用於遠程 PCI 啟動程序事務處理的主 IP 模塊。
  • 包括適用於遠程 PLB 主設備事務處理的從 IP 模塊。
  • PLBV46 IPIF 附件具有的定時器可限製完成讀寫數據相位工作的時間。當該定時器過期時,Sl_MErr 信號就會得到斷言。查看 PLBV46 IPIF 现金网博e百 規格,了解詳情。
  • 全橋功能
    • 遠程 PCI 目標的 PLB 主設備讀寫(單個和突發)
    • 遠程 PLB 從設備的 PCI 啟動程序讀寫(單個和多個)
    • 按照其相關內存指示器參數的指定,隻針對 PCI I/O 空間的 PLB 主設備讀寫提供 I/O 讀取和 I/O 寫入命令支持。PLB 側的所有內存空間均指定為 PCI 傳感的內存空間,因此,I/O 命令不能用於訪問 PLB 側的內存。
    • 支持配置讀寫。
    • 支持 PCI 內存讀取線 (MRL) 命令。
    • 支持 PCI 內存寫入無效 (MWI) 命令。
    • 以獨特的內存 PCI 內存空間支持多達 3 個 PCI 設備
    • 支持突發傳輸的同步 FIFO 必要時可支持並備份重試傳輸的功能。
    • PCI 監控器輸出端口可監控 PCI 總線活動

3d狮王轮盘游戏下载

技術文檔

特色技術文檔

Default Default 標題 文件類型 日期