麵向 UltraScale/UltraScale+ 架構 GTH 收發器的可定製 LogiCORE™ IP 集成式誤碼率測試器 (IBERT) 核用於評估和監控 GTH 收發器。該核包括采用 FPGA 邏輯實現的模式生成器和檢查器,並能夠接入 GTH 收發器的端口和動態重配置端口屬性。還包括了通信邏輯,可通過 JTAG 在運行時間進行設計訪問。此核可用作獨立或公開設計,基於客戶配置。