Virtex™ 7 FPGA VC7215 特性描述套件為對板上 Virtex7 V690T FPGA 的 80 GTH (13.1Gbps) 收發器進行特性描述和評估提供了硬件環境。KC7215 可通過 Vivado design suite 來評估集成式誤碼率測試器 (IBERT) 演示。每個 GTH Quad 及其相關參考時鍾均從 FPGA 路由至用於連接 Samtec BullsEye 連接器的連接器焊盤。用戶可以使用帶有 BullsEye 連接器以及 SMA-10 標準連接器的電纜來連接各種評估平台,從背板與光學評估板到高速測試設備不一而足。每個 BullsEye 連接器都會處理一個完整的 GTH Quad、4 個發送/接收對以及 2 個獨立的參考時鍾,從而可以以最靈活的方式來測試定製應用。
支持符合 ROHS 規範的套件,包含 Virtex 7 XC7VX690T-3FFG1927E FPGA
邏輯單元 | 693,120 |
---|---|
DSP Slice | 3,600 |
內存 (Kb) | 52,920 |
GTH 13.1 Gb/s 收發器 | 80 |
I/0 引腳 | 1,000 |
包含VC7215 特性描述開發板
擴展連接器
時鍾技術
通信與網絡
顯示
配置
存儲器
控製 & I/O
功耗
包含 Virtex 7 XC7VX690T-3FFG1927E FPGA
Virtex 7 XC7VX690T FPGA 節點鎖定 & 器件鎖定,包含 1 年更新
AMD FPGA 特性描述套件的 BullsEye 電纜
支持多種頻率
提供所有必需的電壓和功率要求
名稱 | 描述 | 許可證類型 |
---|---|---|
Vivado Design Suite Design Edition | AMD Vivado™ Design Suite 是一款以 IP 核及係統為中心的設計環境,這一全新構建的環境具有革新意義,能夠顯著加速 FPGA 和 SoC 係列器件的設計效率。 | Virtex 7 XC7VX690T FPGA 節點鎖定 & 器件鎖定,包含 1 年更新服務 |