ザイリンクス Virtex-7 FPGA VC7215 特性評価キット

作成者: Xilinx, Inc

Virtex®-7 FPGA VC7215 特性評価キットは、Virtex-7 V690T FPGA で利用可能な 80 個の GTH (13.1Gbps) トランシーバーを特性評価および検証するためのハードウェア環境を提供します。

Buy

概要

製品説明

Virtex®-7 FPGA VC7215 特性評価キットは、Virtex-7 V690T FPGA で利用可能な 80 個の GTH (13.1Gbps) トランシーバーを特性評価および検証するためのハードウェア環境を提供します。VC7215 では、Vivado® Design Suites で使用する IBERT (Integrated Bit Error Ratio Test) のデモンストレーションを評価できます。各 GTH クワッドおよびそれに関連する基準クロックは、FPGA から配線されて、Samtec BullsEye コネクタとインターフェイスするコネクタ パッドへ接続されます。1 個の BullsEye コネクタと 10 個の標準 SMA コネクタを使用する 1 本のケーブルを使用することによって、ユーザーはバックプレーンやオプティカルの評価ボードから高速テスト裝置に至るまでさまざまな評価プラットフォームへの接続が可能になります。各 BullsEye コネクタでは、1 つの GTH クワッド、4 つの送信/受信ペア、および 2 つの獨立した基準クロックを操作できるため、カスタム アプリケーションをテストするにあたって最高の柔軟性を提供します。


主な機能と利點

  • Virtex-7 V690T FPGA で利用可能な 80 個の GTH (13.1Gbps) トランシーバーを特性評価および検証するためのハードウェア環境
  • ハードウエア、デザイン ツール、IP、検証済みリファレンス デザイン
  • Integrated Bit Error Ratio Test (IBERT) リファレンス デザイン
  • System ACE™ SD コントローラー
  • 3 FPGA メザニン カード (FMC) インターフェイスで I/O を拡張
  • 4 つの送信/受信ペアで フル GTX クワッドをサポートする BullsEye コネクター
  • GTH トランシーバーと基準クロック用の Samtec BullsEye コネクタ パッド ( 20 個)
  • SMA コネクター付きの差動 MRCC 入力 (x 2)

ザイリンクス デバイス

Virtex-7 XC7VX690T-3FFG1927E FPGA搭載 ROHS 準拠キットの特長

ロジック セル 693,120
DSP スライス 3,600
メモリ (Kb) 52,920
GTH 13.1Gb/s トランシーバー 80
I/0 ピン 1,000
virtex-7-bk-chip

製品情報

仕様

ボードの機能

VC7215 特性評価ボードの特長

ck-v7-vc7215-g-hardware-kit

拡張コネクタ

  • VITA 57.1 FPGA メザニン カード (FMC) ハイピン カウント (HPC) コネクタ (3 個)

クロッキング

  • 固定 200MHz 2.5V VLDS オシレーター (MRCC 入力に接続)
  • 複數周波數をサポートする SuperClock-2 モジュール

通信およびネットワーク

  • GTH トランシーバーと基準クロック用の Samtec BullsEye コネクタ パッド ( 20 個)
  • SMA コネクター付きの差動 MRCC 入力 (2 組)
  • USB - UART ブリッジ

表示數

  • 電源ステータス LED
  • 汎用 DIP スイッチ、LED、プッシュ ボタン、およびテスト I/O

コンフィギュレーション

  • Digilent USB JTAG プログラミング ポート

メモリ

  • System ACE™ SD コントローラー

製禦および I/O

  • I2C バス

消費電力

  • オンボード デジタル電源への PMBus コネクティビティ
內容

內容

VC7215 評価ボード

Virtex-7 XC7VX690T-3FFG1927E FPGA 搭載

Vivado® Design Suite: Design Edition (フルライセンス)

ノードはロックされ、ターゲット デバイスは Virtex-7 XC7VX690T FPGA にロック (1 年間のアップデート付き)

10 標準 SMA 搭載の Samtec Bullseye ケーブル

ザイリンクス FPGA 特性評価キット用 BullsEye ケーブル

SuperClock-2 モジュール

複數の周波數をサポート

ケーブルと電源

必要な全電圧および電流要件に対応するための電源

リソース

資料

Filter Documentation

Step 1: ボード リビジョン

Step 2 : ツール バージョン

    Step 3: ドキュメントを表示

    クリックして検索結果一覧を更新
    ツールおよび IP

    デザイン ツール

    ツール名 詳細 ライセンス タイプ
    Vivado Design Suite Design Edition ザイリンクスの Vivado® Design Suite は、FPGA および SoC を設計することを目的として開発された IP とシステムを中心とする新しいデザイン環境です。 ノードはロックされ、ターゲット デバイスは Virtex-7 XC7VX690T FPGA にロック (1 年間のアップデートおよびサポート付き)
    トレーニングおよびサポート